|
|
Hlavní nabídka Prohlížení IS/STAG
Nalezené předměty, počet: 1
Stránkování výsledků vyhledávání
Nalezeno 1 záznamů
Export do Xls
Informace o předmětu
KEI / ACZP
:
Popis předmětu
Pracoviště / Zkratka
|
KEI
/
ACZP
|
Akademický rok
|
2023/2024
|
Akademický rok
|
2023/2024
|
Název
|
Aplikace číslicového zpracování signálů
|
Způsob zakončení
|
Zkouška
|
Způsob zakončení
|
Zkouška
|
Akreditováno / Kredity
|
Ano,
4
Kred.
|
Forma zakončení
|
Kombinovaná
|
Forma zakončení
|
Kombinovaná
|
Rozsah hodin
|
Přednáška
2
[HOD/TYD]
Cvičení
2
[HOD/TYD]
|
Zápočet před zkouškou
|
Ano
|
Zápočet před zkouškou
|
Ano
|
Automatické uznávání zápočtu před zkouškou
|
Ano v případě předchozího hodnocení 4 nebo nic.
|
Počítán do průměru
|
ANO
|
Vyučovací jazyk
|
Čeština, Angličtina
|
Obs/max
|
|
|
|
Automatické uznávání zápočtu před zkouškou
|
Ano v případě předchozího hodnocení 4 nebo nic.
|
Letní semestr
|
0 / -
|
0 / -
|
0 / -
|
Počítán do průměru
|
ANO
|
Zimní semestr
|
8 / -
|
0 / -
|
0 / -
|
Opakovaný zápis
|
NE
|
Opakovaný zápis
|
NE
|
Rozvrh
|
Ano
|
Vyučovaný semestr
|
Zimní semestr
|
Vyučovaný semestr
|
Zimní semestr
|
Minimum (B + C) studentů
|
10
|
Volně zapisovatelný předmět |
Ano
|
Volně zapisovatelný předmět
|
Ano
|
Vyučovací jazyk
|
Čeština, Angličtina
|
Počet dnů praxe
|
0
|
Počet hodin kontaktní výuky |
|
Hodnotící stupnice |
1|2|3|4 |
Periodicita |
každý rok
|
Hodnotící stupnice pro zp. před zk. |
S|N |
Periodicita upřesnění |
|
Základní teoretický předmět |
Ne
|
Profilující předmět |
Ano
|
Základní teoretický předmět |
Ne
|
Hodnotící stupnice |
1|2|3|4 |
Hodnotící stupnice pro zp. před zk. |
S|N |
Nahrazovaný předmět
|
Žádný
|
Vyloučené předměty
|
Nejsou definovány
|
Podmiňující předměty
|
Nejsou definovány
|
Předměty informativně doporučené
|
Nejsou definovány
|
Předměty,které předmět podmiňuje
|
KEI/SNEAP
|
Graf četnosti udělených hodnocení studentům napříč roky:
Obrázek PNG
,
XLS
|
Cíle předmětu (anotace):
|
Cílem předmětu je prohloubit a rozšířit znalosti studentů v oblasti číslicového zpracování signálů s využitím moderních signálových procesorů (DSP) a programovatelných logických obvodů (FPGA). Studenti se hlouběji seznámí s pokročilými návrhovými prostředky pro realizaci systémů s číslicovým zpracováním signálu v obvodech DSP a FPGA.
|
Požadavky na studenta
|
Požadavek na zápočet: absolvování cvičení, vypracování laboratorních cvičení, prezentace samostatné práce.
Požadavek na zkoušku: Zkouška se skládá ze dvou částí - první část písemná, druhá pak ústní pohovor.
|
Obsah
|
Přednášky:
BLOK I.
Charakteristika HW prostředků DSP (TI).
Moderní metody ve zpracování signálu, Goertzel, spektrální analýza, číslicové oscilátory.
HW podpora komplexních metod číslicového zpracování signálů na moderních signálových procesorech.
Efektivní HW implementace algoritmů lineární algebry ve zpracování signálů a metody ladění.
BLOK II.
HW a SW prostředky pro číslicové zpracování signálů v obvodech FPGA.
Implementace zpracování signálu v obvodech FPGA (DFT, DDS, FIR, CORDIC).
Softwarové procesory v obvodech FPGA, přehled.
Softwarový procesor NIOS, sběrnice AvalonBus, periférie, simulace, implementace v FPGA.
Cvičení:
BLOK I.
Seznámení se s nástroji TI - EVM, IDE, rozbor periferií.
Jednoduché aplikace, měření výsledků.
Práce na projektu z oblasti lineární algebry, telekomunikací, zpracování zvuku, příp. obrazu.
BLOK II.
Seznámení se s nástrojem Nios II Embedded Design Suite (EDS) a QSYS.
Práce na projektu z oblasti aplikace softwarového procesoru a DSP v obvodu FPGA.
Seznámení se s nástrojem DSP Builder pro Simulink/Matlab.
Práce na projektu z oblasti zpracování signálu v obvodu FPGA.
|
Aktivity
|
|
Studijní opory
|
Studentům je k dispozici elektronické materiály ve formátu PDF předávané v rámci výuky předmětu.
|
Garanti a vyučující
|
-
Garanti:
Doc. Ing. Martin Poupa, Ph.D. (100%),
-
Přednášející:
Ing. Vladimír Pavlíček, Ph.D. (50%),
Doc. Ing. Martin Poupa, Ph.D. (50%),
Ing. Ivo Veřtát, Ph.D. (100%),
-
Cvičící:
Ing. Vladimír Pavlíček, Ph.D. (50%),
Doc. Ing. Martin Poupa, Ph.D. (50%),
Ing. Ivo Veřtát, Ph.D. (100%),
|
Literatura
|
-
Základní:
Pinker, Jiří; Poupa, Martin. Číslicové systémy a jazyk VHDL. Praha : BEN - technická literatura, 2006. ISBN 80-7300-198-5.
-
Základní:
Davídek, Vratislav; Sovka, Pavel. Číslicové zpracování signálů a implementace. Praha : Vydavatelství ČVUT, 2002. ISBN 80-01-02483-0.
-
Doporučená:
Jan, Jiří. Číslicová filtrace, analýza a restaurace signálů. 2., upr. a rozš. vyd. V Brně : VUTIUM, 2002. ISBN 80-214-1558-4.
-
Doporučená:
Meyer-Bäse, Uwe. Digital signal processing with field programmable gate arrays. 3rd ed. Berlin : Springer, 2007. ISBN 978-3-540-72612-8.
-
Doporučená:
The Scientist and Engineer's Guide To Digital Signal Processing, Second Edition
(Smith, W. Steven)
-
Doporučená:
Sedláček, Miloš. Zpracování signálu v měřící technice. dotisk 1. vyd. Praha : ČVUT, 1996. ISBN 80-01-00900-9.
-
On-line katalogy knihoven
|
Časová náročnost
|
Všechny formy studia
|
Aktivity
|
Časová náročnost aktivity [h]
|
Příprava na zkoušku [10-60]
|
30
|
Kontaktní výuka
|
26
|
Příprava na dílčí test [2-10]
|
10
|
Příprava na souhrnný test [6-30]
|
10
|
Praktická výuka [vyjádření počtem hodin]
|
26
|
Celkem
|
102
|
|
Předpoklady
|
Odborné znalosti - pro úspěšné zvládnutí předmětu se předpokládá, že je student před zahájením výuky schopen: |
znalost architektur obvodů CPLD a FPGA |
znalost řetězce číslicového zpracování signálů, včetně teoretických partií |
znalost problematiky návrhu číslicových filtrů |
používat jazyk VHDL pro popis, simulaci a syntézu číslicových obvodů |
používat simulátor jazyka VHDL |
používat návrhový systém pro syntézu do obvodů FPGA a CPLD |
používat jazyk C pro mikroprocesory (MCU, DSP) |
Odborné dovednosti - pro úspěšné zvládnutí předmětu se předpokládá, že student před zahájením výuky dokáže: |
porozumět funkci číslicového obvodu |
analyzovat složité číslicové systémy |
navrhnout základní číslicové obvody v jazyce VHDL |
znalost základů číslicového zpracování signálů |
filtry FIR a IIR, přímé číslicové generování signálu DDS |
algoritmizace |
formátovat kód |
|
Výsledky učení
|
Odborné znalosti - po absolvování předmětu prokazuje student znalosti: |
popsat architektury obvodů DSP |
popsat architektury obvodů FPGA |
realizovat číslicové zpracování signálu v obvodech DSP s pevnou a plovoucí řádovou čárkou |
realizovat číslicové zpracování signálu v obvodech FPGA v jazyce VHDL a softwarovými procesory |
Odborné dovednosti - po absolvování předmětu prokazuje student dovednosti: |
pracovat s návrhovými nástroji TI - EVM IDE, DSP Builder pro Simulink/Matlab, Intel Quartus, QSYS a Nios II Embedded Design Suite |
realizovat několik příkladů číslicového zpracování signálu, které ověří simulací a praktickou realizací v obvodu DSP |
realizovat několik příkladů číslicového zpracování signálu, které ověří simulací a praktickou realizací v obvodu FPGA |
|
Hodnoticí metody
|
Odborné znalosti - odborné znalosti dosažené studiem předmětu jsou ověřovány hodnoticími metodami: |
Kombinovaná zkouška, |
Seminární práce, |
Odborné dovednosti - odborné dovednosti dosažené studiem předmětu jsou ověřovány hodnoticími metodami: |
Demonstrace dovedností (praktická činnost), |
Seminární práce, |
|
Vyučovací metody
|
Odborné znalosti - pro dosažení odborných znalostí jsou užívány vyučovací metody: |
Přednáška založená na výkladu, |
Laboratorní praktika, |
Řešení problémů, |
Přednáška s aktivizací studentů, |
Samostatná práce studentů, |
Samostudium, |
Prezentace práce studentů, |
Odborné dovednosti - pro dosažení odborných dovedností jsou užívány vyučovací metody: |
Laboratorní praktika, |
|
|
|
|