Cílem práce je navrhnout vývojový modul s programovatelným logickým polem FPGA. Ukázat na výhody a nevýhody použití FPGA a s tím spojené problémy, které je nutné řešit při použití programovatelných polí. Práce se zabývá teorií kolem obvodů FPGA, představením modelové řady Altera Cyclone II a popisuje zvolené řešení při návrhu vývojového modulu.
Annotation in English
The aim of the master thesis is to create a design of a development kit with a field programmable gate array (FPGA). Point to advantages and disadvantages of using FPGAs and associated issues that must be resolved by using programmable arrays. This work deals with a theory about FPGA circuits, introduces Altera Cyclone II devices and describes the design solution of the development kit.
Keywords
vývojový modul, programovatelné logické pole, FPGA, Altera, Cyclone II
Keywords in English
Development Kit, Programmable Logic Device, FPGA, Altera, Cyclone II
Length of the covering note
21 s., 8 s.
Language
CZ
Annotation
Cílem práce je navrhnout vývojový modul s programovatelným logickým polem FPGA. Ukázat na výhody a nevýhody použití FPGA a s tím spojené problémy, které je nutné řešit při použití programovatelných polí. Práce se zabývá teorií kolem obvodů FPGA, představením modelové řady Altera Cyclone II a popisuje zvolené řešení při návrhu vývojového modulu.
Annotation in English
The aim of the master thesis is to create a design of a development kit with a field programmable gate array (FPGA). Point to advantages and disadvantages of using FPGAs and associated issues that must be resolved by using programmable arrays. This work deals with a theory about FPGA circuits, introduces Altera Cyclone II devices and describes the design solution of the development kit.
Keywords
vývojový modul, programovatelné logické pole, FPGA, Altera, Cyclone II
Keywords in English
Development Kit, Programmable Logic Device, FPGA, Altera, Cyclone II
Research Plan
Prostudujte problematiku obvodů FPGA. Navrhněte univerzální vývojový modul, který umožní bližší seznámení s programovatelnými logickými poli.
Realizujte funční vzorek.
Výsledky v práci podrobně popište.
Research Plan
Prostudujte problematiku obvodů FPGA. Navrhněte univerzální vývojový modul, který umožní bližší seznámení s programovatelnými logickými poli.
Realizujte funční vzorek.
Výsledky v práci podrobně popište.
Recommended resources
Student si vhodnou literaturu vyhledá v dostupných pramenech podle doporučení vedoucího práce.
Recommended resources
Student si vhodnou literaturu vyhledá v dostupných pramenech podle doporučení vedoucího práce.